Florent PORTELATINE
40, rue Alphonse Cherrier
92330, Sceaux
06-78-61-86-77 (portable)
01-64-53-64-32 (bureau)

INGENIEUR Electronique R&D

Né le 02 avril 1974.
Célibataire.

Formation.

1998 : DESS micro-électronique, micro-ondes. Université Lille I.
1996 : Maîtrise de Sciences et Techniques en télécommunications Université de Metz.
1995 : Brevet de Technicien Supérieur en électronique lycée N. Nièpce. Chalon sur Sâone.
1993 : Baccalauréat série F2 (électronique) mention assez-bien N.Nièpce. Chalon sur Sâone.

Expériences.

Depuis janvier 2001 (3 ans) :
Ingénieur à Nettest, société spécialisée dans l'optique et l'analyse des protocoles de réseaux. Développement de fonctionnalités FPGA pour de la métrologie sur support de transmissions SDH/SONET. Description vhdl, simulation et validation de fonctions telles que l'ATM, drop/insert. Réalisation d'un générateur de gigue, description vhdl pour cible Xilinx VirtexII fonctionnant à 100 MHz; analyse de PLL analogique et programmation de DDS numériques.

1998-2001 (2,5 ans) :
Ingénieur à TONNA ELECTRONIQUE, société spécialisée dans la vente et la fabrication de systèmes de télécommunications et réseaux câblés. Conception de systèmes de transmissions d'informations sur réseaux câblés, modulation QAM dans la bande UHF. Transposition de signaux numériques hertziens (COFDM). Etude de VCO, synthèses de fréquence, filtrage et amplification. Etude et conception de systèmes de traitement audio, vidéo bande de base.

1998 (5 mois) :
Stage de DESS dans la société TONNA ELECTRONIQUE à Metz. Etude et réalisation d'un banc de mesures d'inter modulations multi porteuses en bande BIS. Système permettant la génération d'un spectre de 32 porteuses agiles en fréquence et niveau. Pilotage de composants I2C et d'appareil de mesure IEEE en langage C

1997 (4.5mois) :
Stage de deuxième année de MST Télécom. Dans la société Free&AlterSoft (Montigny les Metz). Etude des logiciels scientifiques Ptolemy (simulation et traitement du signal) et Alliance (CAO pour la réalisation de circuits VLSI et FPGA). Analyse du traitement d'image (JPEG).

Logiciel et programmation.

Simulation analogique : Spice (simulation mixte), Eagleware (Genesys), Séries IV (Radio-Fréquence),
CAO électronique : Protel, Orcad.
Simulation numérique : Xilinx ISE, ModelSim (Xilinx SPARTAN-II et VIRTEX).
Langages :VHDL, langage C, assembleur 68HC11.
Informatique : Linux, perl, Tcl, Php (notions).

Centres d'intérêt et Divers.

Centre d'intérêt : philatélie, cinéma, ski nordique, roller...
Langues : Anglais technique, anglais (lu, écrit).
Titulaire du Brevet d'Aptitude au Fonction d'animateur (BAFA), permis B.